# Санкт-Петербургский политехнический университет Петра Великого Институт компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

#### Лабораторная №14

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

Тема: Указатели

Задание 4

Студенты:

Соболь В.

Темнова А.С.

<u>Группа: 13541/3</u>

Преподаватель:

Антонов А.П.

# Содержание

| 1.        | Задание                  | 3  |
|-----------|--------------------------|----|
| 2.        | Исходный код             | 4  |
| 3.        | Скрипт                   | 6  |
| 4.        | Решение 1а               | 7  |
|           | 4.1. Моделирование       | 7  |
|           | 4.2. Синтез              | 8  |
|           | 4.3. C/RTL моделирование |    |
| <b>5.</b> | Решение 2а               | 10 |
|           | 5.1. Моделирование       | 10 |
|           | 5.2. Синтез              |    |
|           | 5.3. C/RTL моделирование | 12 |
| 6.        | Вывод                    | 13 |

#### 1. Задание

- 1. Создать проект lab14 3
- 2. Микросхема: xa7a12tcsg325-1q
- 3. В папке source текст функции pointer\_stream\_good

  Познакомьтесь с ним (посмотрите в лекции часть Multi-Access Pointers)
- 4. Познакомьтесь с тестом.
- 5. Исследование:
- 6. Solution 1a
  - Создать версию pointer stream , в которой будет убран volatile

```
#include "pointer_stream_good.h"

void pointer_stream_good ( volatile_dout_t *d_o, volatile din_t *d_i) {
    din_t acc = 0;

    acc += *d_i;
    acc += *(d_i+1);
    *d_o = acc;
    acc += *(d_i+2);
    acc += *(d_i+3);
    *(d_o+1) = acc;
}
```

- 7. Осуществить моделирование (при необходимости изменить тест) обратить внимание на раздел тестирования в лекции
- 8. задать: clock period 10; clock uncertainty 0.1
- 9. установить реализацию ПО УМОЛЧАНИЮ
- 10. осуществить синтез для:
  - привести в отчете:
    - performance estimates=>summary (timing, latency)
    - utilization estimates=>summary
    - performance Profile
    - Resource profile
    - scheduler viewer (выполнить Zoom to Fit)
      - \* На скриншоте показать Latency
      - \* На скриншоте показать Initiation Interval
    - resource viewer (выполнить Zoom to Fit)
      - \* На скриншоте показать Latency
      - \* На скриншоте показать Initiation Interval
- 11. Выполнить cosimulation и привести временную диаграмму
- 12. Solution 2a

- Использовать исходную функцию pointer\_stream\_good
- Осуществить моделирование обратить внимание на раздел тестирования в лекции
- задать: clock period 10; clock\_uncertainty 0.1
- установить реализацию ПО УМОЛЧАНИЮ
- осуществить синтез
  - привести в отчете:
    - \* performance estimates=>summary (timing, latency)
    - \* utilization estimates=>summary
    - \* performance Profile
    - \* Resource profile
    - \* scheduler viewer (выполнить Zoom to Fit)
      - · На скриншоте показать Latency
      - · На скриншоте показать Initiation Interval
    - \* resource viewer (выполнить Zoom to Fit)
      - · На скриншоте показать Latency
      - · На скриншоте показать Initiation Interval
- Выполнить cosimulation и привести временную диаграмму
- 13. Сравнить два решения (solution 1a и solution 2a) и сделать выводы
- 14. Сравнить с решениями (solution\_1a и solution\_2a) для pointer\_stream\_better (предыдущее задание) и сделать выводы.

15.

## 2. Исходный код

Ниже приведен исходный код устройства и теста.

```
1 #include "pointer stream good.h"
2
3
4 #ifdef USE_VOLATILE
  void pointer_stream_good ( volatile dout_t *d_o, volatile din_t *d_i)
7
8 #else
9
10 void pointer stream good (dout t *d o, din t *d i)
11
12
  #endif
13
14
15
       \dim_t acc = 0;
16
17
       acc += *d i;
       acc += *(d_i+1);
18
19
       *d_o = acc;
       acc += *(d i+2);
20
21
       acc += *(d i+3);
22
       *(d_o+1) = acc;
23
```

Рис. 2.1. Исходный код устройства

```
1 #ifndef POINTER STREAM GOOD H
  #define _POINTER_STREAM_GOOD_H_
3
4
  #include <stdio.h>
5
  typedef int din t;
7
  typedef int dout_t;
9
  #ifdef USE VOLATILE
10
11 | \mathbf{void} \ \ pointer\_stream\_good \ \ ( \ \ \mathbf{volatile} \ \ dout\_t \ *d\_o, \quad \mathbf{volatile} \ \ din\_t \ *d\_i);
12
13 #else
14
15 void pointer_stream_good ( dout_t *d_o, din_t *d_i);
16
17 #endif
18
19 #endif
```

Рис. 2.2. Заголовочный файл

```
1 #include "pointer stream good.h"
2
3
  int main () {
     din_t d_i[4];
4
     dout_t d_o[4];
5
6
     \quad \mathbf{int} \quad i \ , \quad \mathtt{retval} \! = \! 0;
7
     FILE
                    *fp;
8
9
     // Create input data
10
     for (i=0; i<4; i++) {
11
        d_i[i] = i;
12
13
     // Call the function to operate on the data
14
15
     pointer_stream_good(d_o,d_i);
16
     // Save the results to a file
17
18
     fp=fopen("result.dat", "w");
     fprintf(fp, "Din_Dout\n");
19
     for (i=0; i<4; i++) {
20
        if (i < 2)
21
22
          fprintf(fp, "%d___%d\n", d_i[i], d_o[i]);
23
24
          fprintf(fp, "%d_{\sim} n", d i[i]);
25
     fclose (fp);
26
27
     \ //\ Compare\ the\ results file with the golden results
28
29
     retval = system("diff_--brief_-w_result.dat_result.golden.dat");
30
     if (retval != 0) {
31
        printf("Test_failed__!!!\n");
32
        retval=1;
33
     } else {
        printf("Test_passed_!\n");
34
35
36
37
     // Return 0 if the test passed
38
     return retval;
39 }
```

Рис. 2.3. Исходный код теста

## 3. Скрипт

Ниже приводится скрипт, для автоматизации выполнения лабораторной работы.

```
open project -reset lab14 4
 2
 3 add_files pointer_stream_good.c
  add_files -tb pointer_stream_good_test.c
   add files -tb result.golden.dat
 7
   set_top_pointer_stream_good
 8
 9
10 open solution -reset solution 1a
11
12 \operatorname{set} \operatorname{part} \left\{ \operatorname{xa7a12tcsg} 325 - 1q \right\}
13 create clock -period 10ns
14 set_clock_uncertainty 0.1
15
16 set directive interface -depth 4 -mode ap fifo "pointer stream good" d i
17 set_directive_interface -depth 2 -mode ap_fifo "pointer_stream_good" d_o
18
19 csim_design
20 csynth design
21
  cosim design -trace level all
22
23 add_files_pointer_stream_good.c -cflags "-DUSE_VOLATILE"
24
  open solution -reset solution 2a
25
26 \left| \text{set\_part} \left\{ \text{xa7a12tcsg325} - \text{lq} \right\} \right|
27 create_clock -period 10ns
28
  set clock uncertainty 0.1
29
30 | \mathtt{set\_directive\_interface} \ -\mathtt{depth} \ 4 \ -\mathtt{mode} \ \mathtt{ap\_fifo} \ "\mathtt{pointer\_stream\_good"} \ \mathtt{d\_i}
  set directive interface -depth 2 -mode ap fifo "pointer stream good" d o
31
32
33 csim design
34 csynth design
35 cosim_design -trace_level all
```

Рис. 3.1. Скрипт

#### 4. Решение 1а

#### 4.1. Моделирование

Ниже приведены результаты моделирования.

Рис. 4.1. Результаты моделирования

По результатам моделирования видно, что устройство работает корректно.

#### 4.2. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.

#### Performance Estimates

#### □ Timing (ns)

### **■** Summary

| Clock  | Target | Estimated | Uncertainty |
|--------|--------|-----------|-------------|
| ap_clk | 10.00  | 8.413     | 0.10        |

#### □ Latency (clock cycles)

## ■ Summary

| Latency |     | Inte |     |      |
|---------|-----|------|-----|------|
| min     | max | min  | max | Туре |
| 4       | 4   | 4    | 4   | none |

Рис. 4.2. Performance estimates

#### **Utilization Estimates**

#### Summary

| Name            | BRAM_18K | DSP48E | FF    | LUT  |
|-----------------|----------|--------|-------|------|
| DSP             | -        | -      | -     | -    |
| Expression      | -        | -      | 0     | 119  |
| FIFO            | -        | -      | -     | -    |
| Instance        | -        | -      | -     | -    |
| Memory          | -        | -      | -     | -    |
| Multiplexer     | -        | -      | -     | 66   |
| Register        | -        | -      | 101   | -    |
| Total           | 0        | 0      | 101   | 185  |
| Available       | 40       | 40     | 16000 | 8000 |
| Utilization (%) | 0        | 0      | ~0    | 2    |

Рис. 4.3. Utilization estimates



Рис. 4.4. Performance profile



Рис. 4.5. Scheduler viewer

|   | Resource\Control S | C0   | C1   | C2    | C3   | C4    |
|---|--------------------|------|------|-------|------|-------|
| 1 | ⊡I/O Ports         |      |      |       |      |       |
| 2 | d_i                | read | read | read  | read |       |
| 3 | d_0                |      |      | write |      | write |
| 4 | ⊡Expressions       |      |      |       |      |       |
| 5 | acc_1_fu_46        |      | +    |       |      |       |
| 6 | acc_2_fu_57        |      |      |       | +    |       |
| 7 | tmp_fu_52          |      |      |       | +    |       |

Рис. 4.6. Resource viewer

#### 4.3. С/RTL моделирование



Рис. 4.7. Временная диаграмма

В данном решении, latency составляет 4 такта, а II равен 5 тактов.

#### 5. Решение 2а

#### 5.1. Моделирование

Ниже приведены результаты моделирования.

Рис. 5.1. Результаты моделирования

По результатам моделирования видно, что устройство работает корректно.

#### 5.2. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.

#### Performance Estimates

#### □ Timing (ns)

#### □ Summary

| Clock  | Target | Estimated | Uncertainty |
|--------|--------|-----------|-------------|
| ap_clk | 10.00  | 8.413     | 0.10        |

## □ Latency (clock cycles)

#### □ Summary

| Latency |     | Inte |     |      |
|---------|-----|------|-----|------|
| min     | max | min  | max | Туре |
| 4       | 4   | 4    | 4   | none |

Рис. 5.2. Performance estimates

#### **Utilization Estimates**

#### Summary

| Name            | BRAM_18K | DSP48E | FF    | LUT  |
|-----------------|----------|--------|-------|------|
| DSP             | -        | -      | -     | -    |
| Expression      | -        | -      | 0     | 119  |
| FIFO            | -        | -      | -     | -    |
| Instance        | -        | -      | -     | -    |
| Memory          | -        | -      | -     | -    |
| Multiplexer     | -        | -      | -     | 66   |
| Register        | -        | -      | 101   | -    |
| Total           | 0        | 0      | 101   | 185  |
| Available       | 40       | 40     | 16000 | 8000 |
| Utilization (%) | 0        | 0      | ~0    | 2    |

Рис. 5.3. Utilization estimates



Рис. 5.4. Performance profile



Рис. 5.5. Scheduler viewer

| 1                                                             |   | Resource\Control S | C0   | C1   | C2    | C3   | C4    |
|---------------------------------------------------------------|---|--------------------|------|------|-------|------|-------|
| 3 d_o write write 4 Expressions 5 acc_l_fu_43 + 6 tmp_fu_49 + | 1 | ⊡I/O Ports         |      |      |       |      |       |
| 4 Expressions 5 acc_1_fu_43 + 6 tmp_fu_49 +                   | 2 | d_i                | read | read | read  | read |       |
| 5 acc_1_fu_43 + 6 tmp_fu_49 +                                 | 3 | d_o                |      |      | write |      | write |
| 6 tmp_fu_49 +                                                 | 4 | ■Expressions       |      |      |       |      |       |
|                                                               | 5 | acc_1_fu_43        |      | +    |       |      |       |
| 7 acc_2_fu_54 +                                               | 6 | tmp_fu_49          |      |      |       | +    |       |
|                                                               | 7 | acc_2_fu_54        |      |      |       | +    |       |
|                                                               |   |                    |      |      |       |      |       |

Рис. 5.6. Resource viewer

## 5.3. C/RTL моделирование



Рис. 5.7. Временная диаграмма

Результаты в данном решении полностью совпадают с предыдущим.

## 6. Вывод

В данной лабораторной работе использования ключевого слова volatile не влияет на результат.